Les cours sont organisés en séances d’une heure et demi et le programme fait la part belle aux discussions informelles avec des pauses généreuses d’une demi-heure entre les séances.
Téléchargez le programme détaillé en PDF.
Jour | Heure | Intervenant | Titre |
08/06/15 | 14:00 | Ouverture | |
08/06/15 | 14:15 | Daniel Etiemble | Exponentielles et murs (pdf) |
08/06/15 | 16:15 | Pierre Boulet | Architectures neuromorphiques à base de memristors (svg, pdf) |
09/06/15 | 09:15 | Jean-Luc Dekeyser | FPGA et reconfiguration dynamique massivement parallèle (pdf) |
09/06/15 | 11:15 | Jean-Luc Dekeyser | Le processeur HoMade par l’exemple (sujet du TP) |
09/06/15 | 14:15 | Doctorants | Posters (photos) |
09/06/15 | 16:15 | Dragomir Milojevic | 3D Stacked Integrated Circuits: from technology to application (pdf) |
10/06/15 | 09:15 | Arnaud Tisserand | Extensions de processeurs orientées sécurité (pdf) |
10/06/15 | 11:15 | David Defour | Ordonnancement dans les GPU (pdf) |
11/06/15 | 09:15 | Daniel Ménard | Architectures DSP : du MAC au multi-cœur (pdf) |
11/06/15 | 11:45 | Collectif | Comment faire un dossier de qualification en architecture section 27 ? |
11/06/15 | 14:15 | Doctorants | Posters (photos) |
11/06/15 | 16:15 | Michel Auguin | Architectures de SoC basse consommation : modélisation TLM du contrôle (pdf) |
12/06/15 | 09:15 | Bernard Goossens | La parallélisation par le matériel (pdf) |
12/06/15 | 11:15 | Marc Duranton | Vision HiPEAC 2015 (pdf) |